注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)計算機/網(wǎng)絡(luò)計算機科學理論與基礎(chǔ)知識IC設(shè)計基礎(chǔ)(紅皮)

IC設(shè)計基礎(chǔ)(紅皮)

IC設(shè)計基礎(chǔ)(紅皮)

定 價:¥32.00

作 者: 任艷穎,王彬編著
出版社: 西安電子科技大學出版社
叢編項:
標 簽: 集成電路

ISBN: 9787560612171 出版時間: 2003-05-01 包裝: 平裝
開本: 26cm 頁數(shù): 368 字數(shù):  

內(nèi)容簡介

  作為IC的一名設(shè)計者,應當精通電路基礎(chǔ)結(jié)構(gòu)、硬件設(shè)計語言、EDAI具、應用協(xié)議等知識。本書從工程開發(fā)角度出發(fā),結(jié)合實際,系統(tǒng)介紹了這些內(nèi)容,可幫助讀者了解標準化設(shè)計流程,提高設(shè)計技能,跨超芯片設(shè)計的門檻。全書共分7章。第1章介紹了IC設(shè)計流程、常用工具的使用、Verilog設(shè)計語言;第2章介紹了時序電路的設(shè)計;第3章對綜合工具DC進行了說明,并分析了基本語言結(jié)構(gòu)的硬件實現(xiàn):第4章給出了一些常用模塊的構(gòu)造;第5章對存儲器的結(jié)構(gòu)及設(shè)計進行了說明;第6章介紹了圖像視頻芯片的設(shè)計;第7章介紹了CISC處理器和RISC處理器的設(shè)計。本書每章之后附有練習,便于讀者檢測掌握的程度。突出應用,強調(diào)由電路結(jié)構(gòu)學習設(shè)計語言、強調(diào)思維方式“硬件化”、強調(diào)標準化的設(shè)計風格,是本書最大的特色。書中的代碼與腳本都經(jīng)過精心挑選,具有典型性,讀者可在實踐中借鑒。本書可作為IC設(shè)計培訓教材,也可作為有關(guān)技術(shù)人員的參考書。

作者簡介

暫缺《IC設(shè)計基礎(chǔ)(紅皮)》作者簡介

圖書目錄

第1章 IC設(shè)計基礎(chǔ)
1.1 系統(tǒng)設(shè)計流程
1.2 ASIC設(shè)計流程
1.2.1 規(guī)格定義
1.2.2 工藝選擇
1.2.3 架構(gòu)選擇
1.2.4 電路設(shè)計
1.2.5 設(shè)計驗證
1.2.6 測試
1.3 FPGA的設(shè)計
1.3.1 FPGA中邏輯實現(xiàn)原理
1.3.2 Altera的FPGA
1.3.3 Xilinx的FPGA
1.4 常用軟件的使用
1.4.1 常用軟件的分類
1.4.2 Chronology Timing Designer的使用
1.4.3 ModelSim的使用
1.4.4 NC Simulator的使用
1.4.5 FPGA Express的使用
1.4.6 Silicon Ensemble的使用
1.5 Verilog
1.5.1 Verilog語言基礎(chǔ)
1.5.2 基本概念
1.5.3 設(shè)計仿真
1.5.4 系統(tǒng)任務及函數(shù)
1.5.5 其它重要的內(nèi)容
1.6 練習
第2章 時序電路的設(shè)計
2.1 時序邏輯電路
2.1.1 雙穩(wěn)態(tài)電路
2.1.2 單穩(wěn)態(tài)電路
2.1.3 無穩(wěn)態(tài)電路
2.1.4 施密特觸發(fā)器
2.2 時鐘策略
2.2.1 全局時鐘
2.2.2 門控時鐘
2.2.3 行波時鐘
2.2.4 時鐘偏移
2.2.5 系統(tǒng)級的同步:鎖相環(huán)
2.3 時序
2.3.1 時序圖
2.3.2 建立時間/保持時間
2.3.3 靜態(tài)時序分析中的概念
2.4 總線設(shè)計
2.4.1 總線寬度
2.4.2 總線時鐘
2.4.3 總線仲裁
2.4.4 總線操作
2.5 練習
第3章 綜合
3.1 綜合(Synthesis)的概念
3.2 Design Compiler簡介
3.3 綜合條件的設(shè)置
3.3.1 操作環(huán)境
3.3.2 導線負載模型
3.3.3 設(shè)計約束
3.3.4 設(shè)計規(guī)則約束
3.3.5 其它
3.4 綜合過程示例
3.5 綜合的SDF文件
3.6 關(guān)于測試
3.7 面向綜合的設(shè)計
3.7.1 速度與面積的優(yōu)化:16位桶形移位寄存器
3.7.2 Net類型與Register類型
3.7.3 if語句和Case語句的綜合
3.7.4 阻塞賦值與非阻塞賦值
3.7.5 狀態(tài)機的編碼
3.7.6 使用流水線
3.7.7 設(shè)計中不期望的鎖存器
3.7.8 對可綜合設(shè)計的一些建議
3.8 基本設(shè)計單元的綜合
3.9 靜態(tài)時序分析
3.10 練習
第4章 基本模塊的設(shè)計
4.1 差錯控制編碼
4.1.1 奇偶校驗模塊
4.1.2 漢明碼編解碼器
4.1.3 CRC碼
4.2 基本數(shù)學邏輯
4.2.1 加法器
4.2.2 乘法器
4.2.3 除法器
4.2.4 算術(shù)邏輯單元ALU
4.3 線性反饋移位寄存器
4.3.1 串/并轉(zhuǎn)換模塊的功能
4.3.2 生成偽隨機數(shù)
4.3.3 產(chǎn)生定時標志信號
4.4 桶形移位寄存器
4.5 串/并轉(zhuǎn)換模塊
4.6 加解密模塊
4.6.1 簡單加密模塊
4.6.2 DES加密
4.6.3 其它加密
4.7 信源編碼
4.8 RAM存儲器
4.8.1 RAM的設(shè)計
4.8.2 雙端口RAM
4.9 DRAM控制器
4.10 SRAM控制器
4.11 異步FIFO
4.12 數(shù)字鎖相環(huán)
4.12.1 簡單的數(shù)字鎖相環(huán)
4.12.2 較復雜的鎖相環(huán)
4.13 UART(通用異步收發(fā)器)
4.13.1 簡單的UART
4.13.2 復雜的UART
4.14 FIR濾波器
4.15 練習
第5章 存儲器的結(jié)構(gòu)和設(shè)計
5.1 基礎(chǔ)知識
5.1.1 存儲機制及存儲器類型
5.1.2 SRAM
5.1.3 DRAM
5.1.4 FIFO
5.1.5 移位寄存器
5.1.6 CAM
5.1.7 ROM
5.1.8 PROM
5.1.9 NVRWM
5.2 HSPICE介紹
5.2.1 電路設(shè)計中常見的分析類型
5.2.2 HSPICE基礎(chǔ)知識
5.3 存儲器設(shè)計
5.4 練習
第6章 圖像與視頻芯片的設(shè)計
6.1 色度空間轉(zhuǎn)換器
6.1.1 亮度信號和色差信號
6.1.2 RGB-YCbCr的模塊設(shè)計
6.1.3 YCbCr-RGB的模塊設(shè)計
6.2 DCT(離散余弦變換)
6.2.1 DCT原理
6.2.2 DCT模塊設(shè)計
6.3 zigzag掃描
6.3.1 zigzag概念
6.3.2 zigzag模塊設(shè)計
6.4 量化
6.4.1 量化的概念
6.4.2 量化模塊設(shè)計
6.5 霍夫曼編碼/解碼
6.5.1 霍夫曼碼原理
6.5.2 霍夫曼碼編碼/解碼模塊設(shè)計
6.6 JPEG
6.7 MPEG
6.8 VGA控制器
6.8.1 視頻基礎(chǔ)知識
6.8.2 VGA控制器的設(shè)計
6.9 練習
第7章 CPU的設(shè)計
7.1 基礎(chǔ)知識
7.2 8位RISC的設(shè)計
7.3 8位CPU的擴展
7.4 16位RISC的設(shè)計
7.4.1 架構(gòu)
7.4.2 數(shù)據(jù)通路的實現(xiàn)
7.4.3 控制器的實現(xiàn)
7.5 商業(yè)RISC介紹
7.5.1 ARM體系結(jié)構(gòu)及實現(xiàn)
7.5.2 MIPS體系結(jié)構(gòu)
7.6 RISC與CISC
7.7 8051基礎(chǔ)
7.7.1 8051的存儲結(jié)構(gòu)
7.7.2 8051的指令集
7.8 8051的設(shè)計
7.8.1 設(shè)計要求
7.8.2 架構(gòu)規(guī)劃
7.8.3 時序規(guī)劃
7.8.4 低功耗方式和時鐘生成模塊
7.8.5 控制模塊的設(shè)計
7.8.6 數(shù)據(jù)通路部分的設(shè)計
7.8.7 定時器/計數(shù)器的設(shè)計
7.8.8 串口的設(shè)計
7.8.9 中斷控制系統(tǒng)
7.9 練習
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號