注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)自動化技術(shù)、計算技術(shù)數(shù)字電子技術(shù)(第2版)

數(shù)字電子技術(shù)(第2版)

數(shù)字電子技術(shù)(第2版)

定 價:¥28.00

作 者: 張建華主編
出版社: 機(jī)械工業(yè)出版社
叢編項: 高等學(xué)校教材
標(biāo) 簽: 數(shù)字電子技術(shù)

ISBN: 9787111041542 出版時間: 2003-01-28 包裝: 膠版紙
開本: 20cm 頁數(shù): 320 字?jǐn)?shù):  

內(nèi)容簡介

  本書是原機(jī)械電子工業(yè)部高等學(xué)校電子技術(shù)基礎(chǔ)課程協(xié)作組織編寫的電子技術(shù)基礎(chǔ)系列教材之二。它以1993年6月全國高校工科電子技術(shù)課程才學(xué)指導(dǎo)小組新修訂的“教學(xué)基本要求”為依據(jù),在內(nèi)容組織上以講清組合邏輯電路和時序邏輯電路的分析方法和設(shè)計方法為主線來介紹各種邏輯器件的功能及應(yīng)用,貫徹理論聯(lián)系實(shí)際和少而精的原則,加強(qiáng)了對中規(guī)模集成電路的應(yīng)用、新器件PAL和GAL的介紹。對基本要求中要求必須掌握的基本概念、基本原理和基本分析方法,做到講深講透,并注意講清思路、啟發(fā)思維,以培養(yǎng)舉一反三的能力。本書篇幅適中、內(nèi)容較新、可讀性強(qiáng),圖形符號采用了新國標(biāo),可作為自動化類、電力類等專業(yè)本科生的教材,也可供相近專業(yè)師生和工程技術(shù)人員參考。

作者簡介

暫缺《數(shù)字電子技術(shù)(第2版)》作者簡介

圖書目錄

第2版前言
第1版前言
第一章 數(shù)字電路基礎(chǔ)
 1.1 概述
1.2 計數(shù)制與編碼
1.2.1 常用計數(shù)制及其相互轉(zhuǎn)換
1.十進(jìn)位計數(shù)制
2.二進(jìn)位計數(shù)制
3.十六位計數(shù)制
1.2.2 編碼
1.3 邏輯代數(shù)基礎(chǔ)
1.3.1 邏輯代數(shù)的三種基本運(yùn)算
1.與運(yùn)算
2.或運(yùn)算
3.非運(yùn)算
4.幾種常用的邏輯運(yùn)算
1.3.2 邏輯代數(shù)的基本公式和常用公式
1.基本公式
2.常用公式
1.3.3 邏輯代數(shù)的基本規(guī)則
1.代入規(guī)則
2.對偶規(guī)則
3.對偶規(guī)則
1.4 邏輯函數(shù)的建立及其表示方法
1.5 邏輯函數(shù)的化簡
1.5.1 邏輯函數(shù)的最簡形式
1.5.2 邏輯函數(shù)的公式化簡法
1.并項法
2.吸收法
3.消去法
4.配項法
1.5.3 用卡諾圖化簡邏輯函數(shù)
   1.邏輯函數(shù)的最小項及其性質(zhì)
2.用卡諾圖表示邏輯函數(shù)
3.用卡諾圖化簡邏輯函數(shù)
1.6 具有無關(guān)項邏輯函數(shù)的化簡
習(xí)題
第2章 集成邏輯門電路
2.1 概述
2.2 TTL集成門電路
2.2.1 基本邏輯門電路
1.二極管與門電路
2.二極管或門電路
3.二極管非門電路
4.二極管-三極管門電路
2.2.2 TTL與非門的電路結(jié)構(gòu)和工作原理
1.電路結(jié)構(gòu)
2.工作原理
3.其它幾個系列與非門的主要區(qū)別
2.2.3 TTL與非門的靜態(tài)特性
1.電壓傳輸特性
2.TTL與非門的噪聲容限
3.輸入特性和輸出特性
4.門電路多余輸入端的處理
2.2.4 TTL與非門的動態(tài)特性
1.傳輸延遲時間
2.電源的動態(tài)尖峰電流
2.2.5 集電極開路門和三態(tài)門
1.集電極開路門
2.三態(tài)輸出門
2.3 CMOS反相器
2.3.1 電路結(jié)構(gòu)及工作原理
2.3.2 CMOS反相器的傳輸特性
1.CMOS反相器的電壓傳輸特性
2.CMOS反相器的電流傳輸特性
3.CMOS反相器的功耗
2.3.3 CMOS與非門及或非門
1.CMOS與非門
2.CMOS或非門
2.3.4 CMOS傳輸門和雙向模擬開關(guān)
2.3.5 CMOS漏極開路門及三態(tài)門
1.CMOS漏極開路門(門)
2.CMOS三態(tài)門
習(xí)題
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析
3.2.1 分析組合邏輯電路的一般步驟
3.2.2 幾種常用組合邏輯電路的分析
1.加法器的分析
2.數(shù)據(jù)選擇器的分析
3.多路分配器的分析
3.3 組合邏輯電路的設(shè)計
3.3.1 概述
3.3.2 組合邏輯電路的設(shè)計方法
3.4 用小規(guī)模集成電路實(shí)現(xiàn)組合邏輯設(shè)計
3.4.1 組合邏輯電路設(shè)計的一般步驟
3.4.2 一般組合邏輯電路的設(shè)計舉例
3.4.3 編碼器的設(shè)計
1.概述
2.8線-3編碼器的設(shè)計
3.二-十進(jìn)制(10線-4線)優(yōu)先編碼器的設(shè)計
3.4.4 譯碼器設(shè)計
1.概述
2.二進(jìn)制譯碼器設(shè)計
3.二-十進(jìn)制譯碼器的設(shè)計
4.七段顯示譯碼器的設(shè)計
3.4.5 數(shù)值比較器的設(shè)計
1.1位比較器的設(shè)計
2.多位比較器的設(shè)計
3.4.6 組合邏輯電路中的競爭和冒險
1.競爭、冒險產(chǎn)生的原因
2.邏輯冒險的產(chǎn)生及其消除方法
3.功能冒險的產(chǎn)生及其抑制措施
3.5 用MSI實(shí)現(xiàn)組合邏輯電路的設(shè)計
3.5.1 概述
3.5.2 用數(shù)據(jù)選擇器實(shí)現(xiàn)多種組合邏輯功能
1.用數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù)
2.用雙4選1數(shù)據(jù)選擇器構(gòu)成1位全加器
3.用數(shù)據(jù)選擇器構(gòu)成等值數(shù)碼比較器
3.5.3 用譯碼器實(shí)現(xiàn)多種組合邏輯功能
1.用譯碼器實(shí)現(xiàn)邏輯函數(shù)
2.用譯碼器組成1位全加器
3.用二進(jìn)制譯碼器做各種BCD碼譯碼器
3.5.4 用全加器實(shí)現(xiàn)多種組合邏輯功能
……
第4章 集成觸發(fā)器
第5章 時序邏輯電路
第6章 大規(guī)模集成電路
第7章 A/D與D/A轉(zhuǎn)換器
第8章 脈沖波形的產(chǎn)生與整形
習(xí)題
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號