注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)硬件、外部設(shè)備與維護微型計算機與接口技術(shù)教程

微型計算機與接口技術(shù)教程

微型計算機與接口技術(shù)教程

定 價:¥24.00

作 者: 魏堅華,呂景瑜編
出版社: 北京航空航天大學(xué)出版社
叢編項: 高校計算機教學(xué)系列教材
標(biāo) 簽: 接口

ISBN: 9787810772341 出版時間: 2002-10-01 包裝: 平裝
開本: 26cm 頁數(shù): 259 字數(shù):  

內(nèi)容簡介

  本教材是作者在總結(jié)了多年教學(xué)實踐經(jīng)驗的基礎(chǔ)上而編寫的。全書分為11章。主要內(nèi)容:8086微處理器;匯編語言的指令系統(tǒng);中斷系統(tǒng);輸入/輸出接口概念和控制方式;串并行通信及接口電路的工作原理;可編程計數(shù)器/定時器;A/D和D/A轉(zhuǎn)換;總線技術(shù)、總線標(biāo)準(zhǔn)及USB串行接口;存儲器;高檔微處理器等。每章后附有習(xí)題/思考題。特點是:既注重基礎(chǔ)知識和實用技能的培養(yǎng),并以大量實例進行說明,又體現(xiàn)新技術(shù)的發(fā)展;硬件部分著重說明接口芯片功能及應(yīng)用,軟件部分強調(diào)與硬件結(jié)合;內(nèi)容系統(tǒng)、循序漸進、由淺入深??晒┐髮?高職或本科計算機專業(yè)作教材,也可供與計算機相關(guān)的專業(yè)本科作教材。<br>

作者簡介

暫缺《微型計算機與接口技術(shù)教程》作者簡介

圖書目錄

第1章 概述
1.1 微型計算機發(fā)展簡況
1.2 微處理器、微型計算機和微型計算機系統(tǒng)
1.3 微型計算機的特點與分類
習(xí)題與思考題
第2章 8086微處理器
2.1 8086CPU的編程結(jié)構(gòu)
2.1.1 總線接口部件和執(zhí)行部件
2.1.2 總線周期的概念
2.2 引腳功能及工作模式
2.2.1 引腳功能
2.2.2 最小模式和系統(tǒng)組成
2.2.3 最大模式和系統(tǒng)組成
2.3 8086 CPU的操作和時序
2.3.1 8086 CPU的操作
2.3.2 總線操作時序
2.4 8086的存儲器組織
2.4.1 8086系統(tǒng)中存儲器的結(jié)構(gòu)
2.4.2 8086CPU對存儲器的尋址
2.4.3 存儲器的分段結(jié)構(gòu)
2.4.4 存儲器中的邏輯地址和物理地址
習(xí)題與思考題
第3章 8086指令系統(tǒng)
3.1 指令格式
3.2 尋址方式
3.2.1 立即數(shù)尋址方式
3.2.2 寄存器尋址方式
3.2.3 直接尋址方式
3.2.4 寄存器間接尋址方式
3.2.5 基址尋址方式
3.2.6 變址尋址方式
3.2.7 基址加變址尋址方式
3.3 8086/8088的指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送指令
3.3.2 算術(shù)運算指令
3.3.3 邏輯運算和移位指令
3.3.4 串操作指令
3.3.5 控制轉(zhuǎn)移指令
3.3.6 處理器控制指令
習(xí)題
第4章 中斷系統(tǒng)
4.1 中斷的基本概念
4.1.1 中斷
4.1.2 中斷過程
4.2 8086的中斷結(jié)構(gòu)
4.2.1 中斷源類型
4.2.2 中斷向量表
4.3 可編程中斷控制器8259A
4.3.1 中斷控制器的功能
4.3.2 8259A的引腳及其編程結(jié)構(gòu)
4.3.3 8259A的編程控制
4.3.4 8259A的工作方式
練習(xí)題(思考題)
第5章 微型計算機與外部設(shè)備之間的數(shù)據(jù)傳輸
5.1 概述
5.1.1 I/O接口
5.1.2 CPU與I/O設(shè)備之間的信號
5.1.3 I/O接口的基本功能
5.2 I/O端口的編址方式
5.2.1 I/O端口與存儲器統(tǒng)一編址方式
5.2.2 I/O端口獨立編址方式
5.3 CPU和外部設(shè)備之間的數(shù)據(jù)傳送方式
5.3.1 程序傳送方式
5.3.2 中斷傳送方式
5.3.3 DMA方式
5.3.4 輸入輸出通道
5.4 I/O指令
5.4.1 輸入指令
5.4.2 輸出指令
5.5 可編程DMA控制器8237A
5.5.1 DMA控制器8237A的編程結(jié)構(gòu)及引腳功能
5.5.2 8237A內(nèi)部寄存器的功能
5.5.3 DMA控制器8237A的操作時序
5.5.4 8086CPU對8237A的尋址
5.5.5 8237A的應(yīng)用舉例
練習(xí)題(思考題)
第6章 串并行通信及接口電路
6.1 串行通信中的一些基本概念
6.1.1 并行通信和串行通信
6.1.2 單工、半雙工和全雙工方式
6.1.3 調(diào)制與解調(diào)
6.1.4 通信協(xié)議
6.2 串行通信的物理標(biāo)準(zhǔn)
6.2.1 傳輸速率
6.2.2 EIA RS232C 標(biāo)準(zhǔn)
6.3 串行接口的基本結(jié)構(gòu)與功能
6.4 可編程串行通信接口8251A
6.4.1 8251A的基本性能
6.4.2 8251A的編程結(jié)構(gòu)和基本工作原理
6.4.3 8086/8088CPU對8251A的尋址
6.4.4 8251A的初始化及編程
6.4.5 8251A的應(yīng)用舉例
6.5 可編程并行通信接口8255A
6.5.1 8255A的編程結(jié)構(gòu)和功能
6.5.2 8255A的控制字
6.5.3 8255A的工作方式
6.548255A的應(yīng)用舉例
習(xí)題與思考題
第7章 可編程計數(shù)器/定時器8253A
7.1 概述
7.2 8253A的內(nèi)部結(jié)構(gòu)及引腳功能
7.2.1 內(nèi)部結(jié)構(gòu)
7.2.2 引腳功能
7.3 8253A控制字的格式及對8253A的讀/寫操作
7.3.1 8253A的控制字格式
7.3.2 8253A的編程命令
7.4 8253A的工作模式
7.4.1 模式0--計數(shù)結(jié)束產(chǎn)生中斷
7.4.2 模式1--硬件可重觸發(fā)單穩(wěn)
7.4.3 模式2--分頻器
7.4.4 模式3--方波發(fā)生器
7.4.5 模式4--軟件觸發(fā)的選通信號發(fā)生器
7.4.6 模式5--硬件觸發(fā)的選通信號發(fā)生器
7.5 8253A的初始化編程
7.6 8253A的應(yīng)用舉例
習(xí)題
第8章 模擬量接口
8.1 模擬量接口的基本概念
8.2 數(shù)/模(D/A)轉(zhuǎn)換器
8.2.1 數(shù)/模轉(zhuǎn)換的原理
8.2.2 DAC0832數(shù)/模轉(zhuǎn)換器芯片
8.3 模/數(shù)轉(zhuǎn)換器
8.3.1 模/數(shù)(A/D)轉(zhuǎn)換器的方法和原理
8.3.2 ADC0809模數(shù)轉(zhuǎn)換器芯片
習(xí)題
第9章 總線
9.1 總線的概念
9.1.1 總線的類型
9.1.2 總線規(guī)范
9.1.3 總線接口電路
9.1.4 總線的性能指標(biāo)
9.1.5 總線仲裁
9.2 常用的總線標(biāo)準(zhǔn)
9.2.1 建立總線標(biāo)準(zhǔn)的必要性
9.2.2 常用的一些總線標(biāo)準(zhǔn)
9.3 通用外設(shè)接口標(biāo)準(zhǔn)
9.3.1 通用外設(shè)接口標(biāo)準(zhǔn)USB
9.3.2 高性能串行總線標(biāo)準(zhǔn)IEEE1394
習(xí)題與思考題
第10章 存儲器
10.1 概述
10.1.1 存儲器的分類
10.1.2 存儲器的性能指標(biāo)
10.2 半導(dǎo)體存儲器
10.2.1 可讀/寫存儲器(RAM)
10.2.2 只讀存儲器(ROM)
10.3 存儲器與CPU的連接
10.3.1 CPU總線的負載能力
10.3.2 存儲器芯片的連接
10.3.3 主存儲器與CPU的連接
10.4 高速緩沖存儲器
10.5 虛擬存儲技術(shù)
習(xí)題
第11章 高檔微處理器簡介
11.1 高檔微處理器的特點
11.2 80386微處理器
11.2.1 80386微處理器性能概述
11.2.2 80386微處理器的結(jié)構(gòu)框圖
11.2.3 80386的寄存器結(jié)構(gòu)
11.2.4 80386的工作模式
11.3 80486微處理器簡介
11.4 Pentium微處理器
習(xí)題與思考題
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號