注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡行業(yè)軟件及應用電子系統(tǒng)集成設計技術

電子系統(tǒng)集成設計技術

電子系統(tǒng)集成設計技術

定 價:¥30.00

作 者: 李玉山,來新泉編著
出版社: 電子工業(yè)出版社
叢編項: 普通高等教育“十五”國家級規(guī)劃教材
標 簽: 暫缺

ISBN: 9787505380448 出版時間: 2002-01-01 包裝: 精裝
開本: 24cm 頁數(shù): 374 字數(shù):  

內(nèi)容簡介

  電子系統(tǒng)集成設計技術是一個不斷發(fā)展的學科領域,本書借鑒國外的最新教材和相關研究成果文獻資料,以EDA工具為背景,從電路與系統(tǒng)的角度深入研討新形勢下的電子設計技術。本書內(nèi)容由淺入深地分為:對系統(tǒng)集成設計進展加以概述;進而介紹IC制造與測試;ASIC底層電路及版圖設計;數(shù)字電路設計技術和可編程芯片設計開發(fā);深入論述系統(tǒng)設計工具高級硬件語言的應用,包括VHDL和Verilog HDL的設計技術;最后探討有關ASIC/SOC系統(tǒng)設計的各種技術專題。本書涉及電路系統(tǒng)設計和EDA技術兩個交迭相關的領域。它可以作為電子信息工程工程、通信工程、計算機科學與技術、測控技術與儀器、自動化、電路與系統(tǒng)等學科學習電子設計/EDA技術的高年級本科生、研究生教材和工程技術人員的自學參考書。

作者簡介

暫缺《電子系統(tǒng)集成設計技術》作者簡介

圖書目錄

第1章 電子系統(tǒng)集成設計概述
1.1 數(shù)字系統(tǒng)和VLSI
1.2 ASIC/SOC設計與CAX
1.3 ASIC/SOC設計與制造
1.4 電子設計技術
1.5 EDA設計工具
1.6 課程設計習題
第2章 IC制造與測試
2.1 IC工藝牽動設計
2.2 MOS晶體管與連線
2.3 VLSI加工流程
2.4 線路、版圖與掩模
2.5 IC測試與故障
2.6 課程設計習題
第3章 ASIC底層電路及版圖設計
3.1 CMOS反相器
3.2 存儲器和I/O電路
3.3 模擬ASIC電路
3.4 ASIC半定制技術
3.5 平面規(guī)劃與布局布線
3.6 IC版圖設計與電氣規(guī)劃
3.7 IC版圖格式
3.8 課程設計習題
*3.9 版圖設計工具Tanner Tools
第4章 數(shù)字電路設計技術
4.1 CMOS門電路
4.2 時序與時序電路
4.3 時序邏輯設計
4.4 算術邏輯構件設計
4.5 分析、仿真與驗證
4.6 設計綜合與優(yōu)化
4.7 EDIF格式
4.8 課程設計習題
*4.9 電路設計工具Viewlogic
第5章 可編程器件底層設計
5.1 可編程芯片概述
5.2 Xilinx FPGA結構
5.3 FPGA版圖設計
5.4 FPGA編程及嵌入設計
5.5 FPGA和CPLD進展述評
5.6 課程設計習題
第6章 VHDL硬件設計語言
6.1 VHDL語言設計概述
6.2 VHDL可編譯源設計單元
6.3 VHDL語言基礎知識
6.4 時序語句與行為描述
6.5 信號與信號賦值
6.6 并發(fā)行為性語句與數(shù)據(jù)流描述
6.7 元件層次與結構描述
6.8 VHDL設計舉例
6.9 課程設計復習
*6.10 VHDL設計工具V-System
*6.11 VHDL相關標準
第7章 Verilog HDL硬件設計語言
7.1 Verilog HDL概要
7.2 Verilog HDL基礎知識
7.3 邏輯門及時延模型
7.4 數(shù)據(jù)流風格描述
7.5 行為風格描述
7.6 結構風格描述
7.7 編譯仿真輔助技術
7.8 Verilog HDL設計測試技術
7.9 Verilog HDL與VHDL對比
7.10 課程設計習題
*7.11 IEEE-1364 Verilog HDL標準
第8章 ASIC/SOC系統(tǒng)設計技術
8.1 時序電路與時序設計
8.2 系統(tǒng)與電路結構設計
8.3 處理器并行算法與結構
8.4 芯片內(nèi)外互連技術
8.5 芯片低功耗設計
8.6 可測性設計與可靠性分析
8.7 ASIC/SOC設計方法學
主要參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號