1 數字電路基礎
1.1 模擬信號和數字信號
1.1.1 模擬信號
1.1.2 數字信號
1.2 數制和碼制
1.2.1 十進制數
1.2.2 二進制數
1.2.3 進制之間的相互轉換
1.2.4 BCD編碼
1.2.5 格雷碼
1.3 邏輯代數基礎
1.3.1 基本邏輯運算
1.3.2 復合邏輯運算
1.3.3 邏輯代數的基本定律及規(guī)則
1.3.4 邏輯函數的表示方法
1.3.5 邏輯函數的變換和化簡
1.3.6 邏輯函數的表達式
1.3.7 卡諾圖化簡法
1.3.8 具有無關項的函數化簡
1.3.9 利用Multisim軟件進行邏輯化簡
1.4 本章小結
習題1
2 邏輯門電路
2.1 概述
2.2 分立元件門電路
2.2.1 二極管與門
2.2.2 二極管或門
2.2.3 三極管非門——反相器
2.3 TTL集成邏輯門電路
2.3.1 標準TTL與非門電路
2.3.2 輸入特性
2.3.3 輸出特性
2.3.4 TTL集成門電路的改進
2.3.5 TTL集成門電路的其他形式
2.4 CMOS集成門電路
2.4.1 CMOS門電路
2.4.2 其他類型的門電路
2.5 門電路使用注意事項
2.5.1 電源要求
2.5.2 輸入電壓要求
2.5.3 輸出負載問題
2.5.4 工作和運輸環(huán)境問題
2.6 本章小結
習題2
3 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析和設計
3.2.1 組合邏輯電路的分析
3.2.2 組合邏輯電路的設計
3.2.3 組合邏輯電路設計中的實際問題
3.2.4 Multisim在組合邏輯電路設計和分析中的應用+
3.3 譯碼器
3.3.1 變量譯碼器
3.3.2 常見的數碼顯示器件
3.3.3 顯示譯碼驅動器
3.4 編碼器
3.4.1 普通編碼器
3.4.2 優(yōu)先編碼器
3.5 多路選擇器和多路分配器
3.5.1 多路選擇器
3.5.2 多路分配器
3.5.3 模擬多路調制解調器
3.6 組合邏輯電路的競爭-冒險現(xiàn)象
3.6.1 組合邏輯電路競爭-冒險現(xiàn)象產生的原因
3.6.2 組合邏輯電路競爭-冒險現(xiàn)象的判斷
3.6.3 組合邏輯電路競爭-冒險現(xiàn)象的消除
3.7 本章小結
……
4 組合邏輯電路的PLD實現(xiàn)
5 觸發(fā)器
6 時序電路
7 脈沖信號的產生和變換
8 時序電路的PLD實現(xiàn)
9 數模轉換和模數轉換電路
10 實驗
附錄A 部分集成電路詳細資料
附錄B 部分集成電路管腳排布
參考文獻