注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)計算機(jī)組織與體系結(jié)構(gòu)微型計算機(jī)系統(tǒng)原理及應(yīng)用(第四版)

微型計算機(jī)系統(tǒng)原理及應(yīng)用(第四版)

微型計算機(jī)系統(tǒng)原理及應(yīng)用(第四版)

定 價:¥33.00

作 者: 周明德編著
出版社: 清華大學(xué)出版社
叢編項:
標(biāo) 簽: 微計算機(jī)技術(shù)

ISBN: 9787302055488 出版時間: 2002-01-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 448 字?jǐn)?shù):  

內(nèi)容簡介

  本書是《微型計算機(jī)系統(tǒng)原理及應(yīng)用》的第四版。作者根據(jù)微處理器的最新進(jìn)展做了重大的修改,以適應(yīng)微型計算機(jī)的最新發(fā)展需要。本版本從IA—32結(jié)構(gòu)微處理器(80x86微處理器系列)整體著眼,又落實到最基本、最常用的微處理器8086,介紹了微型計算機(jī)系統(tǒng)原理、IA—32微處理器結(jié)構(gòu)、8086指令系統(tǒng)和匯編語言程序設(shè)計、主存儲器及與CPU的接口、輸入輸出、中斷以及常用的微機(jī)接口電路、數(shù)模(D/A)轉(zhuǎn)換與模數(shù)(A/D)轉(zhuǎn)換接口。本書觀點新,實用性強(qiáng)。另有同名的習(xí)題集、習(xí)題解答與實驗指導(dǎo)書和本教材配套。作者也制作了與本書教學(xué)相關(guān)的電子課件,以方便教師授課時選用。 作者編著的《64位微處理器應(yīng)用編程》可以作為本書的配套教材使用。 本書適合作為各類高等院校、各種成人教育學(xué)校和培訓(xùn)班的教材,也可供廣大科技人員參考。

作者簡介

暫缺《微型計算機(jī)系統(tǒng)原理及應(yīng)用(第四版)》作者簡介

圖書目錄

第1章 概述
1.1 臺式個人計算機(jī)的構(gòu)成
1.1.1 中央處理器CPU
1.1.2 系統(tǒng)主板
1.1.3 內(nèi)存
1.1.4 硬盤
1.1.5 軟盤
1.1.6 顯示卡
1.1.7 顯示器
1.1.8 光盤存儲器
1.1.9 聲卡和音箱
1.1.10 網(wǎng)卡
1.1.11 機(jī)箱、鼠標(biāo)、鍵盤
1.2 計算機(jī)基礎(chǔ)
1.2.1 計算機(jī)的基本結(jié)構(gòu)
1.2.2 常用的名詞術(shù)語和二進(jìn)制編碼
1.2.3 指令程序和指令系統(tǒng)
1.2.4 初級計算機(jī)
1.2.5 簡單程序舉例
1.2.6 尋址方式
1.2.7 分支
1.3 計算機(jī)的硬件和軟件
1.3.1 系統(tǒng)軟件
1.3.2 應(yīng)用軟件
1.3.3 支撐軟件
1.4 微型計算機(jī)的結(jié)構(gòu)
1.4.1 微型計算機(jī)的外部結(jié)構(gòu)
1.4.2 微型計算機(jī)的內(nèi)部結(jié)構(gòu)
1.5 多媒體計算機(jī)
1.5.1 人機(jī)接口
1.5.2 多媒體計算機(jī)的主要功能
1.5.3 多媒體計算機(jī)的組成
第2章 IA-32結(jié)構(gòu)微處理器
2.1 1A-32結(jié)構(gòu)微處理器的概要歷史
2.1.1 Intel 8086微處理器
2.1.2 Intel 80386微處理器
2.1.3 Intel 80486微處理器
2.1.4 Intel奔騰(Pentium)處理器
2.1.5 IntelP6系列處理器
2.1.6 Intel奔騰II處理器
2.1.7 Intel奔騰III處理器
2.1.8 Intel奔騰4處理器
2.2 IA-32微處理器的功能結(jié)構(gòu)
2.2.1 Intel 8086微處理器的功能結(jié)構(gòu)
2.2.2 Intel 80386微處理器的功能結(jié)構(gòu)
2.2.3 Intel 80486微處理器的功能結(jié)構(gòu)
2.3 IA-32結(jié)構(gòu)微處理器的執(zhí)行環(huán)境
2.3.1 操作模式
2.3.2 基本執(zhí)行環(huán)境概要
2.3.3 存儲器組織
2.3.4 基本的程序執(zhí)行寄存器
第3章 8086指令系統(tǒng)
3.1 基本數(shù)據(jù)類型
3.1.1 字、雙字、四字和雙四字的對齊
3.1.2 數(shù)字?jǐn)?shù)據(jù)類型
3.1.3 指針數(shù)據(jù)類型
3.1.4 位字段數(shù)據(jù)類型
3.1.5 串?dāng)?shù)據(jù)類型
3.2 IA-32的指令格式
3.3 IA-32指令的操作數(shù)尋址方式
3.3.1 立即數(shù)尋址方式
3.3.2 寄存器操作數(shù)尋址方式
3.3.3 存儲器操作數(shù)尋址方式
3.3.4 I/O端口尋址
3.4 IA-32的通用指令
3.4.1 數(shù)據(jù)傳送指令
3.4.2 算術(shù)運算指令
3.4.3 邏輯運算指令
3.4.4 串操作指令
3.4.5 控制傳送指令
3.4.6 處理器控制指令
第4章 匯編語言程序設(shè)計
4.1 匯編語言的格式
4.1.1 8086匯編語言程序的一個例子
4.1.2 8086匯編語言源程序的格式
4.2 語句行的構(gòu)成
4.2.1 標(biāo)記
4.2.2 符號
4.2.3 表達(dá)式
4.2.4 語句
4.3 指示性語句
4.3.1 符號定義語句
4.3.2 數(shù)據(jù)定義語句
4.3.3 段定義語句
4.3.4 過程定義語句
4.3.5 結(jié)束語句
4.4 指令語句
4.4.1 指令助記符
4.4.2 指令前綴
4.4.3 操作數(shù)尋址方式
4.4.4 串操作指令
4.5 匯編語言程序設(shè)計及舉例
4.5.1 直線運行程序設(shè)計
4.5.2 分支程序設(shè)計
4.5.3 循環(huán)程序設(shè)計
4.5.4 字符串處理程序設(shè)計
4.5.5 碼轉(zhuǎn)換程序設(shè)計
4.5.6 有關(guān)I/O的DOS功能調(diào)用
4.5.7 宏匯編與條件匯編
第5章 處理器總線時序和系統(tǒng)總線
5.1 處理器總線
5.1.1 8086微處理器的引腳功能
5.1.2 Pentium微處理器的引腳
5.2 IA-32微處理器的工作狀態(tài)
5.3 處理器時序
5.3.1 8086處理器時序
5.3.2 Pentium處理器時序
5.4 系統(tǒng)總線
5.4.1 概述
5.4.2 PC總線
5.4.3 ISA總線
5.4.4 PCI總線
第6章 主存儲器
6.1 半導(dǎo)體存儲器的分類
6.1.1 RAM的種類
6.1.2 ROM的種類
6.2 讀寫存儲器RAM
6.2.1 基本存儲電路
6.2.2 RAM的結(jié)構(gòu)
6.2.3 RAM與CPU的連接
6.2.4 64Kb動態(tài)RAM存儲器
6.3 現(xiàn)代RAM
6.3.1 內(nèi)存條的構(gòu)成
6.3.2 擴(kuò)展數(shù)據(jù)輸出動態(tài)隨機(jī)訪問存儲器EDO DRAM
6.3.3 同步動態(tài)隨機(jī)訪問存儲器SDRAM
6.3.4 突發(fā)存取的高速動態(tài)隨機(jī)存儲器Rambus DRAM
6.4 只讀存儲器(ROM)
6.4.1 掩模只讀存儲器
6.4.2 可擯除的可編程序的只讀存儲器EPROM
第7章 輸入和輸出
7.1 概述
7.1.1 輸入輸出的尋址方式
7.1.2 CPU與I/O設(shè)備之間的接口信息
7.1.3 CPU的輸入輸出時序
7.1.4 CPU與接口電路之間數(shù)據(jù)傳送的形式
7.1.5 IBM PC與外設(shè)的接口以及現(xiàn)代PC機(jī)的外設(shè)接口
7.2 CPU與外設(shè)數(shù)據(jù)傳送的方式
7.2.1 查詢傳送方式
7.2.2 中斷傳送方式
7.2.3 直接數(shù)據(jù)通道傳送(DMA)方式
7.3 DMA控制器
7.3.1 DMA控制器的主要功能
7.3.2 8237的結(jié)構(gòu)
7.3.3 8237的工作周期
7.3.4 8237的引線
7.3.5 8237的工作模式
7.3.6 8237的寄存器組和編程
7.3.7 8237的時序
第8章 中斷
8.1 引言
8.1.1 為什么要用中斷
8.1.2 中斷源
8.1.3 中斷系統(tǒng)的功能
8.2 最簡單的中斷情況
8.2.1 CPU響應(yīng)中斷的條件
8.2.2 CPU對中斷的響應(yīng)
8.3 中斷優(yōu)先權(quán)
8.3.1 用軟件確定中斷優(yōu)先權(quán)
8.3.2 硬件優(yōu)先權(quán)排隊電路
8.4 中斷控制器Intel 8259A
8.4.1 8259A的功能
8.4.2 8259A的結(jié)構(gòu)
8.4.3 8259A的引線
8.4.4 8259A的中斷順序
8.4.5 8259A的編程
8.4.6 8259A的工作方式
8.5 8086微處理器的中斷方式
8.5.1 外部中斷
8.5.2 內(nèi)部中斷
8.5.3 中斷向量表
8.5.4 8086中的中斷響應(yīng)和處理過程
8.6 IBM PC/XT的中斷結(jié)構(gòu)
8.6.1 中斷類型
8.6.2 IBM PC/XT中系統(tǒng)保留的中斷
第9章 計數(shù)器和定時器電路Intel 8253/8254-PIT
9.1 概述
9.1.1 8253-PIT的主要功能
9.1.2 8253-PIT的內(nèi)部結(jié)構(gòu)
9.1.3 8253-PIT的引線
9.2 8253-PIT的控制字
9.3 8253-PIT的工作方式
9.3.1 方式0--計完最后一個數(shù)時中斷
9.3.2 方式1--可編程序的單拍脈沖
9.3.3 方式2--速率發(fā)生器
9.3.4 方式3--方波速率發(fā)生器
9.3.5 方式4--軟件觸發(fā)選通
9.3.6 方式5--硬件觸發(fā)選通
9.3.7 8253-PIT工作方式小結(jié)
9.4 8253-PIT的編程
9.5 Intel8254-PIT
第10章 并行接口芯片8255
10.1 可編程的并行輸入輸出接口芯片8255A-5的結(jié)構(gòu)
10.2 方式選擇
10.2.1 方式選擇控制字
10.2.2 方式選擇舉例
10.2.3 按位置位/復(fù)位功能
10.3 方式0的功能
l0.3.1 方式0的基本功能
10.3.2 方式0的時序
lO.4 方式1的功能
l0.4.1 方式1的主要功能
lO.4.2 方式1輸入
10.4.3 方式1輸出
10.5 方式2的功能
10.5.1 方式2的主要功能
10.5.2 方式2的時序
10.5.3 方式2控制字
10.6 8255應(yīng)用舉例
第11章 串行通信及接口電路
11.1 串行通信
11.1.1 概述
11.1.2 串行接口標(biāo)準(zhǔn)EIA RS-232C接口
11.2 Intel 825lA可編程通信接口
11.2.1 8251的基本性能
11.2.2 8251的方框圖
11.2.3 825l的接口信號
11.2.4 8251的編程
11.2.5 8251應(yīng)用舉例
第12章 數(shù)模(D/A)轉(zhuǎn)換與模數(shù)(A/D)轉(zhuǎn)換接口
12.1 D/A轉(zhuǎn)換器接口
12.1.1 CPU與8位D/A芯片的接口
12.1.2 8位CPU與10位(高于8位的)D/A轉(zhuǎn)換器的接口
12.2 A/D轉(zhuǎn)換器接口
12.2.1 概述
12.2.2 用軟件實現(xiàn)A/D轉(zhuǎn)換
12.2.3 A/D轉(zhuǎn)換芯片介紹
12.2.4 A/D轉(zhuǎn)換芯片與CPU的接口
12.2.5 D/A和A/D轉(zhuǎn)換應(yīng)用舉例
第13章 IA-32結(jié)構(gòu)微處理器的結(jié)構(gòu)與工作方式
13.1 80x87FPU的結(jié)構(gòu)
13.1.1 概述
13.1.2 80x87FPU的數(shù)字系統(tǒng)
13.1.3 80x87FPU的結(jié)構(gòu)
13.2 IA-32結(jié)構(gòu)微處理器的工作方式
13.2.1 實地址方式
13.2.2 保護(hù)虛地址方式
13.2.3 虛擬8086方式
13.2.4 IA-32結(jié)構(gòu)微處理器中的中斷和異常
附錄
附錄1 ASCII(美國信息交換標(biāo)準(zhǔn)碼)字符表(7位碼)
附錄2 8088指令系統(tǒng)表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號