注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)微型計(jì)算機(jī)原理與應(yīng)用

微型計(jì)算機(jī)原理與應(yīng)用

微型計(jì)算機(jī)原理與應(yīng)用

定 價(jià):¥38.00

作 者: 易先清等編著
出版社: 電子工業(yè)出版社
叢編項(xiàng): 高等學(xué)校教材
標(biāo) 簽: 暫缺

ISBN: 9787505362581 出版時(shí)間: 2001-01-01 包裝: 精裝
開本: 26cm 頁數(shù): 500 字?jǐn)?shù):  

內(nèi)容簡介

  本書共分為7章。第一章介紹微型計(jì)算機(jī)基本功能與技術(shù)。第二章介紹微處理器的物理結(jié)構(gòu)、信號引腳功能以及總線操作周期的時(shí)序分析。第三章介紹微處理器的應(yīng)用結(jié)構(gòu),詳細(xì)說明現(xiàn)代微機(jī)編程用的系統(tǒng)數(shù)據(jù)結(jié)構(gòu)以及以保護(hù)模式為重點(diǎn)的三種工作模式。第四章介紹半導(dǎo)體存儲器的內(nèi)部結(jié)構(gòu)、工作原理以及簡單的應(yīng)用設(shè)計(jì)。第五章介紹現(xiàn)代微機(jī)總線技術(shù),重點(diǎn)分析其系統(tǒng)架構(gòu)的組成核心——PCI總線。第六章介紹現(xiàn)代微機(jī)的系統(tǒng)組成結(jié)構(gòu)。第七章介紹現(xiàn)代微機(jī)外設(shè)接口控制技術(shù)。該書可作為高校理工科非計(jì)算機(jī)專業(yè)的高年級本科生或研究生的教材,同時(shí),還特別適用于過去學(xué)習(xí)過微機(jī)知識現(xiàn)在又想進(jìn)一步系統(tǒng)了解現(xiàn)代微機(jī)工作原理及應(yīng)用技術(shù)的讀者,也可作為從事現(xiàn)代微機(jī)硬件設(shè)計(jì)與高級編程開發(fā)人員的參考用書。

作者簡介

暫缺《微型計(jì)算機(jī)原理與應(yīng)用》作者簡介

圖書目錄

第一章 微型計(jì)算機(jī)基礎(chǔ)
1.1 概述
1.1.1 計(jì)算機(jī)中的數(shù)值與編碼系統(tǒng)
1.1.2 基本數(shù)據(jù)類型
1.1.3 計(jì)算機(jī)的基本結(jié)構(gòu)
1.1.4 指令程序與指令系統(tǒng)
1.2 初級計(jì)算機(jī)模型
1.2.1 初級計(jì)算機(jī)組成
1.2.2 微型計(jì)算機(jī)簡單程序執(zhí)行過程舉例
1.3 微型計(jì)算機(jī)的產(chǎn)生與發(fā)展
1.4 微型計(jì)算機(jī)的組成
1.4.1 微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
1.4.2 微處理器結(jié)構(gòu)
1.5 微型計(jì)算機(jī)的基本功能與新技術(shù)
1.5.1 順序執(zhí)行技術(shù)
1.5.2 中斷執(zhí)行技術(shù)
1.5.3 流水線與并行執(zhí)行技術(shù)
1.5.4 推測執(zhí)行技術(shù)
1.5.5 超順序執(zhí)行技術(shù)
1.5.6 精簡指令集計(jì)算機(jī)技術(shù)
1.5.7 多媒體MMX與3D NOW!技術(shù)
1.5.8 存儲管理技術(shù)
1.6 現(xiàn)代微型計(jì)算機(jī)模型
1.6.1 現(xiàn)代微型計(jì)算機(jī)模型的引入
1.6.2 復(fù)雜微型計(jì)算機(jī)模型結(jié)構(gòu)
1.7 現(xiàn)代微型計(jì)算機(jī)系統(tǒng)組成結(jié)構(gòu)舉例
1.7.1 現(xiàn)代微型計(jì)算機(jī)系統(tǒng)組成結(jié)構(gòu)
1.7.2 微型計(jì)算機(jī)的硬件系統(tǒng)
第二章 CPU物理結(jié)構(gòu)特性
2.1 微處理器內(nèi)部結(jié)構(gòu)
2.1.1 X86系列微處理器內(nèi)部結(jié)構(gòu)發(fā)展
2.1.2 8086/8088處理器
2.1.3 80286處理器
2.1.4 80386微處理器
2.1.5 80486微處理器
2.1.6 第五代微處理器
2.1.7 第六代微處理器
2.2 微處理器接口信號
2.2.1 X86系列微處理器接口信號綜述
2.2.2 時(shí)鐘、初始化信號
2.2.3 地址及其校驗(yàn)信號
2.2.4 數(shù)據(jù)及其校驗(yàn)信號
2.2.5 錯(cuò)誤檢測信號
2.2.6 總線的定義、控制、仲裁信號
2.2.7 浮點(diǎn)錯(cuò)誤處理信號FERR#(輸出)、IGNNE#(輸入)
2.2.8 高速緩存Cache控制、窺探、清除信號
2.2.9 中斷控制信號
2.2.10 系統(tǒng)管理中斷SMI#(輸入)SMIACT#(輸出)
2.2.11 芯片測試信號
2.2.12 多CPU支持信號
2.2.13 斷點(diǎn)/性能監(jiān)視信號PMO/BPO、PM1/BP1、BP3—2
2.2.14 電源、電壓控制信號
2.3 微處理器工作狀態(tài)
2.3.1 暫停狀態(tài)(Halt State)
2.3.2 停止允許狀態(tài)(Stop Grant State)
2.3.3 停止允許窺探狀態(tài)(Stop Grant Snoop State)
2.3.4 睡眠狀態(tài)(Sleep State)
2.3.5 停止時(shí)鐘狀態(tài)(Stop Clock State)
2.4 微處理器總線周期
2.4.1 物理存儲器與I/O接口
2.4.2 數(shù)據(jù)傳輸機(jī)制
2.4.3 總線周期狀態(tài)定義與狀態(tài)轉(zhuǎn)換
2.4.4 總線周期定義與分類
2.4.5 8086/8088的總線操作與時(shí)序
2.4.6 存儲器讀寫周期
2.4.7 I/O讀寫周期
2.4.8 查詢與總線仲裁周期
2.4.9 特殊總線周期
2.4.10 內(nèi)部窺探
第三章 CPU系統(tǒng)應(yīng)用結(jié)構(gòu)
3.1 系統(tǒng)結(jié)構(gòu)
3.1.1 綜述
3.1.2 操作模式
3.1.3 系統(tǒng)標(biāo)志與標(biāo)志寄存器
3.1.4 存儲器管理寄存器
3.1.5 控制寄存器
3.1.6 系統(tǒng)級指令簡述
3.2 存儲器系統(tǒng)級管理
3.2.1 綜述
3.2.2 分段管理
3.2.3 物理地址空間
3.2.4 邏輯與線性地址
3.2.5 系統(tǒng)描述符類型
3.2.6 分頁管理
3.2.7 轉(zhuǎn)換旁視緩沖器組TLB
3.2.8 物理地址空間的擴(kuò)展
3.2.9 從段到頁的映射
3.3 保護(hù)模式下的操作
3.3.1 段頁保護(hù)的允許與禁止
3.3.2 段級與頁級保護(hù)時(shí)所采用的控制位與標(biāo)志
3.3.3 段界限檢查
3.3.4 類型檢查
3.3.5 特權(quán)級
3.3.6 訪問數(shù)據(jù)段時(shí)的特權(quán)級檢查
3.3.7 在兩個(gè)代碼段之間控制程序轉(zhuǎn)換時(shí)對特權(quán)級的檢查
3.3.8 用于特權(quán)級的操作指令
3.3.9 指針的有效性
3.3.10 頁面級的保護(hù)
3.3.11 分頁與分段保護(hù)的綜合考慮
3.4 實(shí)模式與虛擬8086模式下的操作
3.4.1 實(shí)地址模式綜述
3.4.2 實(shí)模式下的地址轉(zhuǎn)換
3.4.3 實(shí)模式下支持的寄存器
3.4.4 實(shí)模式下支持的指令
3.4.5 虛擬8086模式
3.4.6 虛擬8086模式下的進(jìn)入與退出
3.4.7 虛擬8086模式下的輸入輸出I/O
3.5 中斷與異常處理
3.5.1 綜述
3.5.2 異常與中斷矢量
3.5.3 異常分類
3.5.4 程序與任務(wù)的重新啟動
3.5.5 中斷的允許與禁止
3.5.6 中斷與異常的優(yōu)先級
3.5.7 中斷描述符表IDT
3.5.8 異常與中斷的處理
3.5.9 錯(cuò)誤代碼
3.5.10 實(shí)模式下中斷與異常的處理
3.5.11 虛擬8086模式下中斷與異常的處理
3.5.12 保護(hù)模式下的虛擬中斷
3.6 任務(wù)管理
3.6.1 綜述
3.6.2 任務(wù)管理的數(shù)據(jù)結(jié)構(gòu)
3.6.3 任務(wù)轉(zhuǎn)換
3.6.4 任務(wù)連接
3.6.5 任務(wù)地址空間
3.6.6 16位任務(wù)狀態(tài)段TSS
第四章 半導(dǎo)體存儲器
4.1 半導(dǎo)體存儲器簡介
4.1.1 存儲器子系統(tǒng)分級組成
4.1.2 半導(dǎo)體存儲器分類與發(fā)展
4.2 只讀存儲器ROM
4.2.1 掩膜ROM
4.2.2 EPROM單元存儲電路
4.2.3 電擦除可編程型只讀存儲器E2PROM
4.2.4 新一代可編程只讀存儲器FLASH
4.3 靜態(tài)存儲器SRAM
4.3.1 單元存儲電路
4.3.2 SRAM內(nèi)部結(jié)構(gòu)
4.3.3 同步突發(fā)靜態(tài)隨機(jī)存儲器SB SRAM
4.3.4 高速緩沖存儲器Cache應(yīng)用
4.3.5 多端口靜態(tài)隨機(jī)存儲器Mutil-SRAM
4.3.6 先進(jìn)先出存儲器FIFO
4.3.7 非揮發(fā)靜態(tài)隨機(jī)存儲器NV SRAM
4.4 簡單的存儲器應(yīng)用設(shè)計(jì)
4.4.1 進(jìn)行存儲器應(yīng)用設(shè)計(jì)時(shí)應(yīng)注意的問題
4.4.2 典型CPU與存儲器的連接
4.5 動態(tài)存儲器DRAM
4.5.1 基本單元存儲電路
4.5.2 簡單動態(tài)隨機(jī)訪問存儲器DRAM芯片舉例
4.5.3 擴(kuò)展數(shù)據(jù)輸出動態(tài)隨機(jī)訪問存儲器EDO DRAM
4.5.4 同步動態(tài)隨機(jī)訪問存儲器SDRAM
4.5.5 突發(fā)存取的高速動態(tài)隨機(jī)存儲器Rambus DRAM
第五章 總線技術(shù)
5.1 總線技術(shù)的概述
5.1.1 總線的基本概念
5.1.2 總線的基本功能
5.2 總線的基本結(jié)構(gòu)
5.3 總線的基本操作
5.3.1 總線的仲裁
5.3.2 總線的聯(lián)絡(luò)
5.3.3 總線上數(shù)據(jù)傳輸?shù)念愋?br />5.4 總線標(biāo)準(zhǔn)的分類
5.4.1 總線標(biāo)準(zhǔn)簡介
5.4.2 XT、ISA與EISA總線
5.5 PCI局部總線
5.5.1 PCI總線概述
5.5.2 PCI總線接口信號
5.5.3 PCI總線基本操作
5.5.4 PCI總線配置空間
5.5.5 高速圖形接口AGP
第六章 微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
6.1 微型計(jì)算機(jī)結(jié)構(gòu)的發(fā)展
6.1.1 PC/XT總線的微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
6.1.2 PC AT/ISA總線的微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
6.1.3 EISA總線的微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
6.1.4 IBM MCA總線的微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
6.1.5 典型PCI/ISA總線的微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
6.1.6 PCI/ISA總線的微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)實(shí)例
6.1.7 AGP/PCI總線的微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
6.2 現(xiàn)代微型計(jì)算機(jī)體系結(jié)構(gòu)
6.2.1 現(xiàn)代微型計(jì)算機(jī)體系結(jié)構(gòu)簡介
6.2.2 系統(tǒng)控制邏輯功能與結(jié)構(gòu)
6.2.3 系統(tǒng)控制邏輯工作方式
6.2.4 系統(tǒng)控制邏輯典型功能
6.2.5 系統(tǒng)時(shí)鐘與系統(tǒng)復(fù)位控制
第七章 微型計(jì)算機(jī)系統(tǒng)接口
7.1 計(jì)算機(jī)基本功能控制
7.1.1 定時(shí)與計(jì)數(shù)控制
7.1.2 中斷過程控制
7.1.3 直接存儲器訪問DMA控制
7.1.4 智能驅(qū)動電路IDE接口
7.1.5 通用串行總線(USB)
7.2 系統(tǒng)接口控制邏輯(SICL)
7.2.1 系統(tǒng)接口控制邏輯典型功能
7.2.2 系統(tǒng)接口控制邏輯的功能配置
7.2.3 PCI/ISA轉(zhuǎn)換控制

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號