注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無線電電子學(xué)、電信技術(shù)數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

定 價(jià):¥22.00

作 者: 劉全盛主編
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng): 21世紀(jì)高等學(xué)校教材
標(biāo) 簽: 數(shù)字電子技術(shù)

ISBN: 9787111013426 出版時(shí)間: 2004-01-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 211 字?jǐn)?shù):  

內(nèi)容簡介

  本書是根據(jù)教育部“關(guān)于面向21世紀(jì)電工電子系列課程和教學(xué)內(nèi)容改革的幾點(diǎn)建議”編寫的,把反映數(shù)字電子技術(shù)最新發(fā)展的內(nèi)容以大篇幅單獨(dú)編寫了“第7章可編程邏輯器件”,體現(xiàn)了當(dāng)代電子技術(shù)的重心轉(zhuǎn)移,即由模擬電子技術(shù)向數(shù)字電子技術(shù)的轉(zhuǎn)移和由固定的硬件向可編程數(shù)字硬件技術(shù)的轉(zhuǎn)移。為突出半導(dǎo)體存儲(chǔ)器的重要性也將其單獨(dú)編寫了一章。全書主要內(nèi)容有:數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件、脈沖的產(chǎn)生和整形、A/D和D/A轉(zhuǎn)換。本書思路順暢,語言簡捷,是電氣信息類計(jì)算機(jī)等各專業(yè)的教科書,也可供相關(guān)工程技術(shù)人員學(xué)習(xí)參考。

作者簡介

暫缺《數(shù)字電子技術(shù)》作者簡介

圖書目錄

前言
符號說明
第1章 數(shù)字邏輯基礎(chǔ)
1.1 數(shù)字量、計(jì)數(shù)制和編碼制
1.2 邏輯代數(shù)的三種基本邏輯運(yùn)算
1.2.1 邏輯與及與運(yùn)算
1.2.2 邏輯或及或運(yùn)算
1.2.3 邏輯非及非運(yùn)算
1.2.4 復(fù)合邏輯運(yùn)算
1.3 邏輯代數(shù)的基本公式和常用公式
1.3.1 基本公式
1.3.2 常用公式
1.4 邏輯代數(shù)的三條基本規(guī)則
1.5 邏輯函數(shù)的表示方法
1.6 邏輯函數(shù)的化簡
1.6.1 邏輯函數(shù)式的最簡形式
1.6.2 邏輯函數(shù)的公式化簡法
1.6.3 邏輯函數(shù)的卡諾圖化簡法
1.7 具有無關(guān)項(xiàng)的邏輯函數(shù)化簡
習(xí)題
第2章 邏輯門電路
2.1 半導(dǎo)體二級管和三極管的開關(guān)特性
2.1.1 半導(dǎo)體二級管的開關(guān)特性
2.1.2 半導(dǎo)體三級管的開關(guān)特性
2.2 最基本的門電路
2.2.1 二極管與門
2.2.2 二極管或門
2.2.3 三極管非門
2.3 TTL門電路
2.3.1 TTL與非門的工作原理
2.3.2 TTL與非門的輸入特性和輸出特性
2.3.3 TTL與非門的動(dòng)態(tài)特性
2.3.4 集電極開路門和三態(tài)門
2.3.5 TTL與非門電路的改進(jìn)
2.4 其它類雙極型數(shù)字集成電路簡介
2.5 MOS門電路
2.5.1 NMOS反相器
2.5.2 CMOS反相器
2.5.3 MOS與非門和或非門
2.5.4 CMOS傳輸門和雙向模擬開關(guān)
2.5.5 CMOS三態(tài)門
2.5.6 漏極開路的門電路(OD門)
2.5.7 改進(jìn)的CMOS電路
2.5.8 CMOS電路的正確使用
習(xí)題
第3章 組合邏輯電路
3.1 組合邏輯電路的分析
3.1.1 分析加法器
3.1.2 分析數(shù)據(jù)選擇器
3.1.3 分析多路分配器
3.1.4 分析數(shù)值比較器
3.2 組合邏輯電路的設(shè)計(jì)
3.2.1 設(shè)計(jì)編碼器
3.2.2 設(shè)計(jì)譯碼器
3.3 組合邏輯電路中的競爭和冒險(xiǎn)
3.3.1 產(chǎn)生競爭、冒險(xiǎn)的原因
3.3.2 消除競爭冒險(xiǎn)的方法
3.4 用MSI器件設(shè)計(jì)組合邏輯電路
3.4.1 用數(shù)據(jù)選擇器設(shè)計(jì)其它邏輯電路
3.4.2 用譯碼器設(shè)計(jì)其它邏輯電路
習(xí)題
第4章 觸發(fā)器
4.1 基本RS觸發(fā)器
4.2 時(shí)鐘觸發(fā)器
4.2.1 同步RS觸發(fā)器
4.2.2 主從結(jié)構(gòu)觸發(fā)器
4.2.3 邊沿觸發(fā)器
4.3 觸發(fā)器的動(dòng)態(tài)特性
4.3.1 主從觸發(fā)器的動(dòng)態(tài)特性
4.3.2 維持阻塞觸發(fā)器的動(dòng)態(tài)特性
習(xí)題
第5章 時(shí)序邏輯電路
5.1 時(shí)序邏輯電路的分析
5.1.1 分析時(shí)序邏輯電路的一般步驟
5.1.2 分析寄存器和移位寄存器
5.1.3 分析計(jì)數(shù)順
5.1.4 順序脈沖發(fā)生器
5.2 時(shí)序邏輯電路的設(shè)計(jì)
5.2.1 時(shí)序邏輯電路設(shè)計(jì)的幾種方法
5.2.2 時(shí)序邏輯電路設(shè)計(jì)的一般步驟
5.2.3 同步時(shí)序邏輯電路設(shè)計(jì)舉例
5.3 用MSI器件設(shè)計(jì)時(shí)序邏輯電路
習(xí)題
第6章 半導(dǎo)體存儲(chǔ)器
6.1 只讀存儲(chǔ)器(ROM)
6.1.1 掩模只讀存儲(chǔ)器
6.1.2 可編程只讀存儲(chǔ)器(PROM)
6.1.3 可擦除的可編程只讀存儲(chǔ)器(EPROM)
6.2 隨機(jī)存儲(chǔ)器(RAM)
6.2.1 靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)
6.2.2 動(dòng)態(tài)隨機(jī)存儲(chǔ)器(DRAM)
6.3 存儲(chǔ)器容量的擴(kuò)展
6.3.1 位擴(kuò)展方式
6.3.2 字?jǐn)U展方式
6.4 串行存儲(chǔ)器
6.4.1 串行存儲(chǔ)器的結(jié)構(gòu)和工作原理
6.4.2 串行存儲(chǔ)器中的動(dòng)態(tài)CMOS移位寄存單元
6.5 用存儲(chǔ)器實(shí)現(xiàn)組合邏輯函數(shù)
習(xí)題
第7章 可編程邏輯器件
……
第8章 脈沖波形的產(chǎn)生與整形
第9章 A/D和D/A轉(zhuǎn)換器
附錄A 電氣簡圖用圖形符號
附錄B 常用邏輯符號對照表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) m.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號